

目 次

----

| 第1章                               | 序論                                                                                                                                                                                                                                                                                                                                                                                   | 1                                                                                          |
|-----------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|
| 1.1                               | 本研究の背景                                                                                                                                                                                                                                                                                                                                                                               | 1                                                                                          |
| 1.2                               | 本研究の目的                                                                                                                                                                                                                                                                                                                                                                               | 3                                                                                          |
| 1.3                               | 本論文の構成                                                                                                                                                                                                                                                                                                                                                                               | 5                                                                                          |
| 第2章                               | シストリックアレーの構成の原理                                                                                                                                                                                                                                                                                                                                                                      | 6                                                                                          |
| 2.1                               | はじめに                                                                                                                                                                                                                                                                                                                                                                                 | 6                                                                                          |
| 2.2                               | シストリックアレーの構成法                                                                                                                                                                                                                                                                                                                                                                        | 8                                                                                          |
|                                   | 2.2.1 数学的準備                                                                                                                                                                                                                                                                                                                                                                          | 8                                                                                          |
|                                   | 2.2.2 Moldovan 法                                                                                                                                                                                                                                                                                                                                                                     | 10                                                                                         |
|                                   | 2.2.3 一般化 Moldovan 法                                                                                                                                                                                                                                                                                                                                                                 | 13                                                                                         |
| 2.3                               | シストリックアレー設計の具体例                                                                                                                                                                                                                                                                                                                                                                      | 14                                                                                         |
|                                   | 2.3.1 Moldovan 法                                                                                                                                                                                                                                                                                                                                                                     | 14                                                                                         |
|                                   |                                                                                                                                                                                                                                                                                                                                                                                      | 10                                                                                         |
|                                   | 2.3.2 一板化 Moldovan 法                                                                                                                                                                                                                                                                                                                                                                 | 10                                                                                         |
| 第3章                               | 2.3.2 一般12 Moldovan 法                                                                                                                                                                                                                                                                                                                                                                | 10                                                                                         |
| <b>第3章</b><br>3.1                 | 2.3.2       一般12 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1                                                                                                                                                                                                                                                                                           | 10<br>L <b>8</b><br>18                                                                     |
| <b>第 3 章</b><br>3.1<br>3.2        | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1                                                                                                                                                                                                                                                               | 16<br>18<br>18                                                                             |
| <b>第 3 章</b><br>3.1<br>3.2        | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源                                                                                                                                                                                                                                     | 16<br>18<br>18<br>19<br>19                                                                 |
| <b>第 3 章</b><br>3.1<br>3.2        | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源       1         3.2.2       時間的資源       1                                                                                                                                                                                           | 10<br>18<br>18<br>19<br>19<br>21                                                           |
| <b>第 3 章</b><br>3.1<br>3.2        | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源       1         3.2.2       時間的資源       1         3.2.3       その他の資源       2                                                                                                                                                        | 18<br>18<br>19<br>19<br>21<br>24                                                           |
| <b>第 3 章</b><br>3.1<br>3.2<br>3.3 | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源         3.2.2       時間的資源         3.2.3       その他の資源         2       会評価関数                                                                                                                                                          | 10<br>18<br>18<br>19<br>19<br>21<br>24<br>24                                               |
| <b>第 3 章</b><br>3.1<br>3.2<br>3.3 | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源       1         3.2.2       時間的資源       1         3.2.3       その他の資源       2         3.3.1       従来の融合評価関数       2                                                                                                                  | 10<br>18<br>18<br>19<br>19<br>21<br>24<br>24<br>24<br>25                                   |
| <b>第 3 章</b><br>3.1<br>3.2<br>3.3 | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源       1         3.2.2       時間的資源       1         3.2.3       その他の資源       2         3.3.1       従来の融合評価関数       2         3.3.2       統計量を用いた重みつき融合評価関数       2                                                                    | 16         18         18         19         21         24         25         26            |
| <b>第 3 章</b><br>3.1<br>3.2<br>3.3 | 2.3.2       一般化 Moldovan 伝       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源       1         3.2.2       時間的資源       1         3.2.3       その他の資源       2         3.3.1       従来の融合評価関数       2         3.3.2       統計量を用いた重みつき融合評価関数       2         3.3.3       新しい融合評価関数       2                              | 10         18         18         19         21         24         25         26         26 |
| <b>第 3 章</b><br>3.1<br>3.2<br>3.3 | 2.3.2       一般1L Moldovan 法       1         シストリックアレーの効率性の評価法       1         はじめに       1         評価値・指標に関する考察       1         3.2.1       空間的資源       1         3.2.2       時間的資源       1         3.2.3       その他の資源       2         3.3.1       従来の融合評価関数       2         3.3.2       統計量を用いた重みつき融合評価関数       2         3.3.3       新しい融合評価関数       2         第価値・評価関数の比較       2 | 16         18         19         19         21         24         25         26         27 |

i

# 目 次

| 第4章  | BR 法による時間的資源の効率化 | 36         |
|------|------------------|------------|
| 4.1  | BR 法の導入          | 36         |
| 4.2  | retiming         | 36         |
|      | 4.2.1 レジスタグラフ    | <b>37</b>  |
|      | 4.2.2 reindexing | <b>3</b> 9 |
|      | 4.2.3 retiming   | 39         |
| 4.3  | ブロック化            | 39         |
| 4.4  | BR 法の適用例         | 46         |
|      | 4.4.1 行列積計算      | 46         |
|      | 4.4.2 コンボリューション  | 59         |
| 4.5  | むすび              | 72         |
| 第5章  | 結論・検討            | 75         |
| 5.1  | 結論               | 75         |
| 5.2  | 検討               | 76         |
| 謝辞   |                  | 77         |
| 参考文南 | R                | 78         |
| 研究業績 |                  | 81         |

図目次

| 1.1        | 緩和法の処理を行うシストリックアレー(1)                                | 4          |
|------------|------------------------------------------------------|------------|
| 1.2        | 緩和法の処理を行うシストリックアレー (2)                               | 4          |
| 2.1        | 線型シストリックアレー                                          | 7          |
| 2.2        | 六角形型シストリックアレー                                        | 7          |
| 2.3        | 木結合型シストリックアレー                                        | 9          |
| <b>2.4</b> | グラフ                                                  | 9          |
| 2.5        | 依存グラフ                                                | 11         |
| 2.6        | 行列積計算のハードウェア構成                                       | 17         |
| 3.1        | セル数を計算するアルゴリズム                                       | 20         |
| 3.2        | セルの隣接方向による <sub>元</sub> の値の相違                        | 23         |
| 3.3        | $T_2$ によって構成されるシストリックアレー                             | <b>3</b> 1 |
| <b>3.4</b> | $T_3$ によって構成されるシストリックアレー                             | 32         |
| 3.5        | $T_4$ によって構成されるシストリックアレー                             | 33         |
| 3.6        | 重み変数を変化させたときの f <sub>3</sub> の値の変化                   | 34         |
| 3.7        | 重み変数を変化させたときの $f_4$ の値の変化 $\ldots$ $\ldots$ $\ldots$ | 35         |
| 4.1        | レジスタグラフ                                              | 38         |
| 4.2        | reindexing                                           | 40         |
| 4.3        | retiming                                             | 41         |
| 4.4        | インデックス空間から見たブロック化                                    | 43         |
| 4.5        | ブロック化前のイタレーションの実行順序                                  | 47         |
| 4.6        | ブロック化後のイタレーションの実行順序                                  | 48         |
| 4.7        | ブロック化前のセル内依存グラフ (行列積)                                | 50         |
| 4.8        | ブロック化前のセル内レジスタグラフ (行列積)                              | 50         |
| 4.9        | ブロック化後のブロック内依存グラフ (行列積)                              | 51         |
| 4.10       | ブロック化後のブロック内レジスタグラフ (行列積)                            | 52         |

iii

# 図目次

| 4.11 retiming 後のブロック内依存グラフ (行列積) 53                 |
|-----------------------------------------------------|
| 4.12 retiming 後のブロック内レジスタグラフ (行列積) 54               |
| 4.13 ブロック化前のハードウェア構成 (行列積) 56                       |
| 4.14 ブロック化後のハードウェア構成 (行列積) 57                       |
| 4.15 行列積計算アルゴリズムの f <sub>4</sub> の値                 |
| 4.16 L と Nを変化させたときの t の動き (1) (行列積) 60              |
| 4.17 L と Nを変化させたときの t の動き (2) (行列積) 61              |
| 4.18 ブロック化前のセル内依存グラフ (コンボリューション) 62                 |
| 4.19 ブロック化前のセル内レジスタグラフ (コンボリューション) 62               |
| 4.20 ブロック化後のブロック内依存グラフ (コンボリューション) 63               |
| 4.21 ブロック化後のブロック内レジスタグラフ (コンボリューション) 64             |
| 4.22 retiming 後のブロック内依存グラフ (コンボリューション) 66           |
| 4.23 retiming 後のブロック内レジスタグラフ (コンボリューション) 67         |
| 4.24 ブロック化前のハードウェア構成 (コンボリューション) 68                 |
| 4.25 ブロック化後のハードウェア構成 (コンボリューション) 69                 |
| 4.26 処理されるイタレーション (コンボリューション) 70                    |
| $4.27$ コンボリューションの $f_4$ の値 71                       |
| 4.28 L と Nを変化させたときの t の動き (1) (コンボリューション) 73        |
| 4.29 $L \ge N$ を変化させたときの $t$ の変化 (2) (コンボリューション) 74 |

動き

# 表目次

| 3.1 | 空間的資源の評価値の計算結果............................ | 28 |
|-----|--------------------------------------------|----|
| 3.2 | 時間的資源の計算結果                                 | 28 |
| 3.3 | $f_1, f_2$ の計算結果                           | 29 |
| 3.4 | $f_3$ の計算結果                                | 29 |
| 3.5 | $f_4$ の計算結果                                | 29 |
| 41  | 行列積計質アルゴリズムの各計質時間                          | 55 |
| 1.1 |                                            | 00 |
| 4.2 | コンボリューションの各計算時間                            | 65 |

# 第1章 序論

# 1.1 本研究の背景

1946 年に Von Neumann によって計算機が産声を上げて以来,約半世紀になる.そしてその発展は実に急速なものであった.半導体などの内部素子の高速化,高精度化が,まさに日進月歩の勢いで進み,計算機の計算速度はおよそ 10 年毎に一桁速くなっている. その一方では,集積回路技術の発達によって,かつては部屋いっぱいを占領していた回路が,現在では手のひらに乗るほどの大きさで実現されている.

そして、この、計算機の高速化、高精度化は、人間社会に多大なる寄与をもたらした と言えよう.認識科学への応用やネットワーク通信、計算機シミュレーションや、その他 たくさんの分野に計算機は利用され、もはや計算機は学問研究や、その他たくさんの分野 において必要不可欠の存在になったとさえ言える.

しかしながら,その反面,更なる計算機の高速化が必要な分野も存在する.信号処理 や記号処理,コンピュータグラフィックスなどはその一例である.また,気象データの計 算などの大規模科学技術計算もあるだろう.

これらの計算に対し、過去半世紀の研究者たちは、そのほとんどが、シングルプロセッ サによる、ノイマン式計算機の高速化に精力を注いできた.具体的には、

- CPU の性能向上
- メモリ容量の増大
- CPU-メモリ間のバス幅を拡大、データ/命令転送速度の上昇
- メモリ・インタリーブ

- パイプライン
- RISC (Reduced Instruction Set Computer)
- スーパースカラ
- VLIW (Very Long Instruction Word)

などである [1].

しかし、これらの方法による高速化にも段々と限界が見え始めている.本来、プロセッ サの処理速度をいくら上げようとも、結局、物理的な限界が存在するのがその要因であ る.そこで、ノイマン計算機のように計算を最初から順番に解いていく**逐次処理**ではな く、個々の小さな計算を複数個のプロセッサに割り当てて、同時刻に複数の計算を行うこ とによって計算時間を小さく抑える**並列処理**の有効性が認識され、その方法がさかんに研 究されるようになった.

これまで研究されている,並列処理を実行するアーキテクチャは,大別すると以下の 2つに分類することができる [2].

- ベクトル計算機
- アレープロセッサ

ベクトル計算機は、ソフトウェア的な並列性を有したもので、演算をいくつかの基本ス テップに分解して、各ステップ毎に、基本演算装置を割り当て、時分割で多数のデータを 処理するようにした方式である.一方、アレープロセッサは、ハードウェア的な並列性を 有したもので、計算素子(セル)を並列的に配置し、それぞれのセルに計算を割り当てる ことによって計算の高速化を計っている.

アレープロセッサは多数のプロセッサのごく一部しか使用されないことが多いが、ベ クトル計算機は、部分的活動のほとんどを一定に保ちながら、ハードウェア量を減らすこ とができる.また、ベクトル計算機は、任意のサイズのベクトルやアレーも取り扱うこと ができ、スーパーコンピュータなどに応用されている.一方、アレイプロセッサは、ベク トル計算機が苦手とする分岐命令や割り込みなどの処理にも対応でき、ハードウェア自体 の製作コストも年々低くなっていることから、並列計算アーキテクチャとしてはより多く の研究がなされている.シストリックアレーの接続形態やマルチプロセッサなどがアレー プロセッサに含まれる.

1978 年に Kung および Leiserson によって提案されたシストリックアレーは,アレー プロセッサの一種で,並列処理アーキテクチャとして非常に有効であり [3],記号処理,信 号処理など,一部の分野では実用化もされている.シストリックアレーは,単純計算を行 う素子 (セル)を規則正しく配列し、計算に要するデータをパイプライン的に流し込むことによって並列計算をおこなう、構造が一様であるため拡張性に優れ、また通信が局所的、であるため故障などにも強いといった利点がある.

しかし、シストリックアレーを構成するに当たっては、ある問題が存在する.それは、 与えるプログラムに対して、ほとんどの場合、複数種の構成が考えられ、その結果、どの 構成が最良であるかという問題が発生することである.このことを具体例を挙げて説明 する.

以下のアルゴリズムは、緩和法によるラプラス方程式の求解アルゴリズムである.

for i = 1 to Lfor j = 1 to Mfor k = 1 to N $u_1 = u(i_1 + 1, i_2)$  $u_2 = u(i_1, i_2 + 1)$  $u_3 = u(i_1 - 1, i_2)$  $u_4 = u(i_1, i_2 - 1)$  $u(i_1, i_2) = \frac{1}{4}(u_1 + u_2 + u_3 + u_4)$ 

上の処理をシストリックアレー上で実現した場合, L = M = N = 3とすると,可能な構成が複数個存在している.そのうちの二つの例を図1.1,図1.2に示す.図1.1,図1.2 は、どちらも最終的には同じ処理を完了し、計算結果も同一となる.しかし、処理を行うシストリックアレーは、使用セル数が異なっている.この場合、ハードウェア的な資源を小さく抑えたいと考えるのであれば、図1.1のシストリックアレーを選択する方がよい.

このように、最終的な計算結果は同じでも、計算に要するセル数や計算時間などが異 なる場合が多い.そのため、いかにして構成の結果が効率的になるように設計するかが重 要であると言える.

### **1.2** 本研究の目的

本研究では、シストリックアレーの構成に関し、「その効率性はどのように表わされるか」、また、「いかに効率的に構成できるか」を追求することが目的である.

現在,シストリックアレーを評価する際に使用されうる関数,変数は実に多数のもの が定義されている [4,5]. しかし,これらの値を融合した評価関数についてはほとんど研

3



図 1.1: 緩和法の処理を行うシストリックアレー(1)



図 1.2: 緩和法の処理を行うシストリックアレー(2)

究がなされていない.この理由としては、実際にシストリックアレーを製作する段階に なれば、そのときの製作事情によって、ハードウェア量の削減を優先させたい場合もあれ ば、逆に、計算時間の短縮を優先させたい場合も存在するため、一概に関数を定義してし まうのは危険であるとの考えがあるからである.しかし、ばらばらに存在する評価値の、 それぞれの意味を少しずつ含ませた融合的関数が存在すれば、設計、評価に関して1つの 指針ができる.

また,効率性の更なる上昇を実現する設計法を検討することも大変重要である. コスト面での効率化はシストリックアレーを構成するに当たっては頻繁に出て来る要求であり,体系的に,効率的な設計をする必要がある.

そこで本研究においては、まず主な評価値に関する考察、再検討を行ったのち、製作 事情に柔軟に応じられるように重み変数を用いた関数を提案し、その関数の特徴を考察 する.

さらに、効率性を上昇させる設計法の1 つとして BR 法 (Blocking and Retiming method)を提案する. BR 法は、時間的資源の消費を小さく抑える方法である. BR 法は、シストリックアレーの計算時間を単にステップ数のみから考えるのではなく、セル内での計算時間も考慮し、細粒度のアルゴリズムを意図的に粗粒度に変換して、レジスタグラフを用いて計算時間を小さくする方法である.

## **1.3**本論文の構成

本論文の構成は以下のとおりである.

第1章では、本研究の背景、目的及び本論文の構成について述べる.

第2章では、シストリックアレーの概要及び一般的な構成法について述べる.

**第3章**では、シストリックアレーに関する個々の評価値についての考察、及びシストリックアレーを空間的資源、時間的資源の両面から融合的に評価する関数について述べる.

**第4章**では、シストリックアレーの効率的設計を実現する1つの方法として、BR法を提案し、具体例を用いてその有効性を述べる.

第5章では、本論文の結論及び今後の問題点について述べる.

# 第2章

# シストリックアレーの構成の原理

## 2.1 はじめに

シストリックアレーは、「蜂の巣アレー」などとも呼ばれている並列計算アーキテクチャ であり、世界中に数多くの研究者を持っている.特定のアルゴリズムに対して、その問題 を解くシストリックアレーは現在まで、実に様々なものが提案されている[6-10].

シストリック (systolic) とは、心臓が収縮してどきどきしている様を意味する形容詞 である.単純な処理を行うセルを心臓に見立てており、個々のセルが周囲のセルヘデータ を送り出し、また、自分自身も周囲のセルからデータを受け取っている様子を心臓収縮に たとえている.結合形態もさまざまなものが提案されており、図 2.1の線型、図 2.2の六 角形型、図 2.3の木結合型などはその一例である.シストリックアレーでは、隣接するセ ル同士が通信線で結ばれ、その線に沿ってデータがアレー中をパイプライン的に流れる. そして、複数のデータが同じ時刻に同じセルで出会うと、そのセルにおいて処理が行われ る.この処理は、普通、四則演算や論理演算など、ごく単純な処理である.時間がたつご とに同時刻に複数のセルで処理が並列的に行われる.そして、データがアレーから出ると き、計算結果となるデータ流を出力して計算を終了する.各ステップは、全部のセルに対 して制御装置が同期信号を送ることによって同期的に処理を実行しているが、セル数が増 加すると、同期信号のずれなどのために、全部のセルに正しい信号を行き渡らせることが 難しくなるため、各計算ステップを非同期的に処理するように改良されたウェーブフロン トアレー[11] も研究されている.

6

### 2.2 シストリックアレーの構成法

### 2.2.1 数学的準備

本論文では、依存グラフや、レジスタグラフといった、グラフを用いてアルゴリズム 設計法を記述している、本節では、説明の際に用いる用語についてまとめる.

#### グラフ用語

グラフとは、図 2.4に示すようなものである. グラフでは、ノードを丸で、エッジを矢印 で記述する. 図 2.4のグラフでは、 $a_i(i = 1, 2, \dots, 6)$ がノードであり、 $w_{ij}(i, j = 1, 2, \dots, 6)$ がエッジである.  $w_{ij}$ の値は、ノード $a_i$ とノード $a_j$ の間の重みを表わす. この値は、ノー ド $a_i$ からノード $a_i$ に行くのに要するコストと考えることもできる.

zero-edge, non-zero-edge は、それぞれ重みが0のエッジ、重みが非0のエッジのことである.

zero-path とは, zero-edge のみを通過するパスのことである. zero-edge, zero-path の 概念はレジスタグラフ<sup>1</sup>を考えるときに重要となる.

#### 依存ベクトル・依存グラフ

アルゴリズムを以下のようなループプログラムで記述する.

for  $i_1 = i_{1b}$  to  $i_{1e}$ for  $i_2 = i_{2b}$  to  $i_{2e}$ ... for  $i_n = i_{nb}$  to  $i_{ne}$ 代入文

ここで、代入文中で用いられているある変数 a を考える、なお、転置行列を表わす記 号を Tとする.変数 a がある時刻 t において、ループプログラムのインデックス

$$I^t = {}^T \left( \begin{array}{ccc} i_1 & i_2 & \cdots & i_n \end{array} \right)$$

(2.1)

で定義され、その次に、時刻 $t + \delta t$ にインデックス

1第4章で説明する.

8

2.1 はじめに



# 図 2.1: 線型シストリックアレー



図 2.2: 六角形型シストリックアレー

.



図 2.3: 木結合型シストリックアレー



図 2.4: グラフ

 $I^{t+\delta t} = {}^T \left( \begin{array}{ccc} i_1' & i_2' & \cdots & i_n' \end{array} \right)$ 

(2.2)

で、変数 b を定義するために参照されたとする.このとき、 bt の時間で、

$$I^{t+\delta t} - I^{t} = {}^{T} \left( \begin{array}{ccc} i'_{1} - i_{1} & i'_{2} - i_{2} & \cdots & i'_{n} - i_{n} \end{array} \right) \\ = {}^{T} \left( \begin{array}{ccc} d_{ba1} & d_{ba2} & \cdots & d_{ban} \end{array} \right) \\ = {}^{d} d_{ba} \tag{2.3}$$

だけ、インデックスが変化したことになる.このときのインデックスの変化を表わすベクトル*d*<sub>ba</sub>を、変数 a から変数 b への依存ベクトルと呼ぶ.依存ベクトルは、並列処理アルゴリズムを扱うに当たって、データの動きを解析するのに重要な要素である.また、このようにして得られた、プログラム中のすべての依存ベクトルを1つにまとめて行列にしたものを依存行列と呼ぶ.

依存グラフ (Dependence Graph: DG) は、依存ベクトルの関係をグラフで示したものである.図 2.5は、依存グラフの例である.図 2.5では、変数 a から変数 b への依存が  $d_{ba} = {}^{T} \begin{pmatrix} 1 & 0 & 0 \end{pmatrix}$ 、変数 b から変数 e への依存が $d_{eb} = {}^{T} \begin{pmatrix} 0 & 1 & 0 \end{pmatrix}$ 、変数 d から変数 f への依存が $d_{fd} = {}^{T} \begin{pmatrix} 0 & 0 & 1 \end{pmatrix}$ 、その他の依存が ${}^{T} \begin{pmatrix} 0 & 0 & 0 \end{pmatrix}$ であることを示している.なお、本論文の依存グラフの図では、表記を簡単にするため、依存ベクトルを転置行列で表わし、転置の記号を省略している.

### 2.2.2 Moldovan 法

Moldovan 法は, 1983 年に Moldovan によって提案された, シストリックアレー構成 法である [12]. この方法は,これまで多くの研究者たちによって提案されているほとんど の構成法の基礎となっており,この方法を改良した種々の方法が後に数多く提案されてい る [13-23].

Moldovan 法は、インデックスのセットに線形変換を施し、時間座標と空間座標に変換することによって、イタレーションの計算が行われるセルの座標及び時刻を導出する. 原理的には、n次元ループを、n-1次元空間に広がるアレーに変換することができるが、 実際に設計するときには、現実に実装可能な3次元以下に変換することがほとんどであ る.そのため、Moldovan 法で5次元以上のループプログラムを変換すると、シストリッ クアレーは4次元以上の空間に広がるものとなり、現実性に欠ける.5次元以上の多次元 ループに Moldovan 法を施して、かつ、変換アレーを3次元以下にする研究もされている が、多数の条件がつき、変換自体も難しいといった欠点がある[19].

以下に、Moldovan 法の手順を示す.対象とするループプログラムを、下のn次ルー プとする.



図 2.5: 依存グラフ

for  $i_1 = i_{1b}$  to  $i_{1e}$ for  $i_2 = i_{2b}$  to  $i_{2e}$ ..... for  $i_n = i_{nb}$  to  $i_{ne}$ 代入文

このループプログラムに関して,依存ベクトル

$$\boldsymbol{d}_1, \boldsymbol{d}_2, \cdots, \boldsymbol{d}_m \in \boldsymbol{N}^{n \times 1} \tag{2.4}$$

を導出する.なお、これらの依存ベクトルによって構成される依存行列 Dを

$$D = \begin{bmatrix} \mathbf{d}_1 & \mathbf{d}_2 & \cdots & \mathbf{d}_m \end{bmatrix} \in \mathbf{N}^{n \times m}$$
(2.5)

とおく.

このとき変換行列

$$T = \begin{bmatrix} \Pi \\ S \end{bmatrix} = \begin{bmatrix} T_1 \\ T_2 \\ \vdots \\ T_n \end{bmatrix}$$
(2.6)

に対して,

$$J = {}^{T} \left( \begin{array}{ccc} j_1 & j_2 & \cdots & j_n \end{array} \right) = TI$$

$$(2.7)$$

を定義する. ただし、 $\Pi$ はn 次の行ベクトル、Sはn-1行n 列の行列であり、

 $\Pi = T_1 \tag{2.8}$ 

$$S = \begin{bmatrix} T_2 \\ T_3 \\ \vdots \\ T_n \end{bmatrix}$$
(2.9)

を満たす. $T_1, T_2, \dots, T_n$ はn 次の行ベクトルである. インデックスのセットを

 $I = {}^{T} \left( \begin{array}{ccc} i_1 & i_2 & \cdots & i_n \end{array} \right) \tag{2.10}$ 

とするとき,

$$j_1 = \Pi I \tag{2.11}$$

が計算の依存関係の時間成分を示し,

$${}^{T}\left(\begin{array}{ccc} j_{2} & j_{3} & \cdots & j_{n} \end{array}\right) = SI \tag{2.12}$$

が空間成分を示す.式(2.11)と式(2.12)とによって、インデックスのセットが Iで表わされるイタレーションの計算が、どの座標のセルでどの時刻に行われるかが決定される.

ただし、変換行列 Tは、全く任意に選択してよいわけではない. Tは線形なので、依存ベクトル $d_1, d_2, \dots, d_m$ に対して以下の式が成立する.

$$\Pi(I+\mathbf{d}_i) - \Pi I = \Pi \mathbf{d}_i = T_1 \mathbf{d}_i \qquad (i=1,\cdots,m)$$

$$(2.13)$$

一方,この値はデータが隣接セルへ移動するのに要するステップ数を表わすので,正の整数である必要がある.ゆえに,

$$T_1 d_i > 0$$
 かつ  $T_1 d_i$ は整数  $(i = 1, \cdots, m)$  (2.14)

が成立するように Tを選択しなければならない.

### 2.2.3 一般化 Moldovan 法

Moldovan 法を一般化し、プログラムの形式的な変換によって、流れるデータ間の関係を方程式の形式で導出し、そのような値を適宜決定することによってシストリックアレーを構成する方法が提案されている [17,24].前述の手法では、n 次元ループはn-1 次元ループまでにしか変換できず、変換するとしても問題点が多く存在していた.しかし、この手法では、n 次元ループを、現実に実装可能な3次元以下に変換できるところが利点である.この処理の流れに沿ってプログラムを半自動的に標準形に変換し、設計者がパラメータを選定することによって、要求を満たすシストリックアレーを X-Window 上に表示するシステム SDS (Support system for Design and development of Systolic algorithms) も開発されている [24].

この手法では、ループプログラムに以下の変換を施して標準形とする.

1. 処理内部化

2. if 文除去

3. 添え字統一

4. 流れ化変換

5. 分流·記憶処理

その後,アレー中に流れるデータ間の関係を方程式の形態で導出する.この,データ間の 関係式は,空間成分,時間成分の両者に対して成立する.そこで,空間成分(n次元),時 間成分(1次元)のそれぞれにおいて,方程式を満たすようにパラメータを選定し,デー タの進行方向及びデータが進むのに要する時間を決定できる.たとえば,プログラム中に は a, b, c の 3 つの変数があり,これらのデータ間には,

 $v_a + v_b = v_c \tag{2.15}$ 

という関係が成立しているとする.ただし, $v_a, v_b, v_c$ は,空間成分もしくは時間成分のパ ラメータを表わす. n 次元空間成分の各軸に関して,式(2.15)を満たすようなパラメータ 値の組合せをn通り設定し,同じように時間成分に関しても1通りのパラメータ値の組 合せを設定する.このパラメータによって,アレーにおける処理の進行方向と,ステップ 数とが得られ,設計を行うことができる.たとえ,プログラムがn 次元ループであって も,パラメータ方程式は導出され,パラメータ値の組合せを空間成分に関して3通り設定 すれば,3次元のアレーに変換できることになる.

# 2.3 シストリックアレー設計の具体例

上述の2種類の方法を用いて,具体的なループプログラムをシストリックアレーに変換する.

### 2.3.1 Moldovan 法

以下のループプログラムは、N次正方行列 $A(=a_{ij})$ とN次正方行列 $B(=b_{ij})$ の積を 求め、N次正方行列 $C(=c_{ij})$ に代入するアルゴリズムである.実際には、それぞれの行列 の要素 $a_{ik}$ , $b_{kj}$ , $c_{ij}$ に対して

$$c_{ij} = \sum_{k=1}^{N} a_{ik} b_{kj}$$
(2.16)

を計算する.式(2.16)をループプログラムで書き表わすと,

for 
$$i = 1$$
 to N  
for  $j = 1$  to N  
for  $k = 1$  to N  
 $c[i, j] = c[i, j] + a[i, k] * b[k, j]$ 

となり、このループプログラムの依存ベクトルを求めると、

$$\boldsymbol{d}_{1} = \begin{pmatrix} 1\\0\\0 \end{pmatrix} \quad \boldsymbol{d}_{2} = \begin{pmatrix} 0\\1\\0 \end{pmatrix} \quad \boldsymbol{d}_{3} = \begin{pmatrix} 0\\0\\1 \end{pmatrix}$$
(2.17)

が得られる.これらの依存ベクトルに対して,式(2.14)の条件が成立するように変換行列*T*を選択する.ステップ数を小さくすることを考慮して,

$$\Pi = \left[ \begin{array}{ccc} 1 & 1 & 1 \end{array} \right] \tag{2.18}$$

とし, また, 空間要素行列として,

$$S = \begin{bmatrix} 1 & -1 & 0 \\ 0 & 0 & 1 \end{bmatrix}$$
(2.19)

を選択した場合,  $d_1$ によるデータ流は  $Sd_1 = {}^T \begin{pmatrix} 1 & 0 \end{pmatrix}$  方向に進み, セルからセルへの 1 つの区画を移動するのに必要なステップ数は $\Pi d_1 = 1$  となる.  $d_2$ ,  $d_3$ についても同様に 考えることができるので,

• 
$$d_2$$
によるデータ流は $Sd_2 = T \begin{pmatrix} -1 & 0 \end{pmatrix}$ 方向に、ステップ数 $\Pi d_2 = 1$ で移動

•  $d_3$ によるデータ流は $Sd_3 = T(0 1)$ 方向に、ステップ数 $\Pi d_3 = 1$ で移動

といった結果が得られる.また、各イタレーションの計算位置セル座標及び計算時刻は、 TIを計算することにより求められる.T(i j k)のイタレーションの計算時刻は、

$$\Pi \begin{pmatrix} i \\ j \\ k \end{pmatrix} = i + j + k \tag{2.20}$$

であり,計算位置セルの座標は,

$$S\begin{pmatrix}i\\j\\k\end{pmatrix} = \begin{pmatrix}i-j\\k\end{pmatrix}$$
(2.21)

である.このときのハードウェア構成を図 2.6に示す.ただし、N=4 としている.図 2.6 において、変数 a は-x 方向に、変数 b はx 方向に、変数 c はy 方向にそれぞれ進み、デー タ同士が衝突したセルで、各イタレーションの計算が実行される.

### 2.3.2 一般化 Moldovan 法

行列積計算ループに,第2.2.3節の手法を適用し,ループプログラムに変換を施すと,以下の標準形が得られる.

for i = 1 to N for j = 1 to N for k = 1 to N { a[i,k] = a[i,k]b[k,j] = b[k,j]c[i,j] = c[i,j] + a[i,k] \* b[k,j]}

この標準形から、リンク候補集合を導出し、パラメータ方程式を求める.この例の場合、

 $v_a = l$   $v_b = m$   $v_c = n$  (l, m, n は任意) (2.22)

が得られる.式(2.22)より, $v_a$ , $v_b$ , $v_c$ は,空間成分,時間成分ともに,互いに独立に値 をとることができる.そこで,以下のように,それぞれのパラメータを設定したとする.

• 空間成分の x 軸方向に対しては,  $v_a = 1$ ,  $v_b = -1$ ,  $v_a = 0$ 

• 空間成分の y軸方向に対しては,  $v_a = 0$ ,  $v_b = 0$ ,  $v_c = 1$ 

• 時間成分に対しては,  $v_a=1$ ,  $v_b=1$ ,  $v_c=1$ 

この場合,データ流の進行方向及びセルからセルへの1つの区画を移動するのに必要な ステップ数は, Moldovan 法を用いたときの例と同じである.ゆえに,構成されるシスト リックアレーのハードウェア構成は図2.6と同じものになる.



図 2.6: 行列積計算のハードウェア構成

17

# 第3章

# シストリックアレーの効率性の評価法

## 3.1 はじめに

第1章で述べたように、シストリックアレーは1つのプログラムに対して複数の構成 が考えられる.このことは、第2章で述べた2つの構成法に対しても言えることである. Moldovan 法での変換行列Tのとり方は一通りではないし、一般化 Moldovan 法でのパラ メータのとり方も様々である.そのため、設計者は、どのシストシックアレーを採用する かを、様々な観点から評価する必要がある.

「効率的なシストリックアレーを求める」ことは、言い換えれば、「構成するシストリックアレーの消費資源をいかに小さく抑えることができるか」を考えることと等価である. 本論文では、この「消費資源」を、

• 空間的資源

• 時間的資源

その他の資源

の3種類に分類し、それぞれの資源に属する評価値の性質やその定義を考える.

空間的資源としては、セル数、シリコン面積、I/O ピン数などが挙げられ、言わば、 「ハードウェア的なコストを反映する」資源である.また、時間的資源としては、計算時 間、データ転送時間などがあり、こちらは、同様に、「ソフトウェア的なコストを反映す る」資源である.

また,空間的,時間的のどちらにも属さない資源も考えられる.その例として,フォールトトレランス性が挙げられる [5].しかし,ほとんどの評価値,資源は,空間的,ある

いは時間的な資源に属すると思われるので、本章では、この2つの場合を中心に考えることにする.

さらに本章では,評価値に対する考察により得られた知見を基に,シストリックアレーの評価に有効な融合評価関数を提案する.

# 3.2 評価値・指標に関する考察

### 3.2.1 空間的資源

空間的資源には、おもに次の種類の評価値が考えられる.

- セル数(セル総面積)
- シリコン面積
- I/O ピン数

空間的資源の代表格としてよく用いられる評価値がセル数である. セル数はおおよそ必要なハードウェア量にも比例し,計算も容易であることから,用いられることが多い.また,単にセル数で比較するより,もっと厳密に評価値を比較したい場合には,セル数の他に,遅延素子面積,通信線の総面積なども考慮した,シリコン面積を用いるとよい.また,I/O ピンの数による比較もよく行われている.

#### セル数

セル数は図 3.1のアルゴリズムによって計算される.ただし、セル数を mcという変数 で表わしている.セル数は、各イタレーションについてセル座標を計算し、そのセル座標 が、初めて登場するセルならば、mcの値をインクリメントして求める.

シリコン面積

シリコン面積は、計算機のハードウェアにおいて、セルや通信線など、シリコンを用いて構成する部分の面積を表わすものであり、以下の定義式で与えられる [25].

 $S_{\rm si} = S_{\rm c} + S_{\rm d} + S_{\rm n}$ 

(3.1)

式 (3.1) において、 $S_c$ ,  $S_d$ ,  $S_n$ は、それぞれ、セルの総面積、遅延素子の総面積、通信線の総面積を表わし、



図 3.1: セル数を計算するアルゴリズム

$$S_{\rm c} = m_{\rm c} \times A_{\rm c} \tag{3.2}$$

$$S_{\rm d} = m_{\rm c} \times A_{\rm d} \times \sum_{i=1}^{m} |\Pi \boldsymbol{d}_i - 1|$$
(3.3)

$$S_{\rm n} = K \times m_{\rm c} \times A_{\rm L} \tag{3.4}$$

である.ただし、 $m_c$ はセルの総数、 $A_c$ は各セルの面積、 $A_d$ は遅延素子の面積、mは依存 ベクトルの個数、 $A_L$ は単位長さ当りの通信線を敷くのに要する面積を表わす.また、Kは通信パターンの複雑さを示し、

$$K = \sum_{j=2}^{n} \sum_{i=1}^{m} |T_j d_i|$$
(3.5)

で表わされる.

I/O ピン数

ハードウェア上のアレーには、データを入出力させるための I/O ピンが使われる. ハードウェアを構成するとき、単一の部品の価格を考えると、プロセッサや通信回線などと比較して、この I/O ピンは特にコストが大きい. そのため、I/O ピン数 n<sub>io</sub>をなるべく小さく抑えることは特に大事なことであり、n<sub>io</sub>の値の大小が効率性の問題として論じられることもある.

### 3.2.2 時間的資源

時間的資源には、主として次の2種類が考えられる.

- 計算時間
- データ転送時間

計算時間は、純粋に、セルが全ての計算を処理するのに要する時間であり、データ転送時 間は、全セルの現時点のステップでの計算がすべて終了してから、その次のステップに進 むまでの間に、データを隣接セルへ転送するのに要する時間である.しかし、本論文で は、以下のように計算時間を定義することから、データ転送時間も計算時間の概念のなか に含め、これを改めて「計算時間」と呼ぶことにする.

計算時間を以下の式で定義する.

 $t = n_{\rm sys} \times t_{\rm sys}$ 

(3.6)

ここで、 $n_{sys}$ はステップ数である.処理が始まってから終了するまでに何ステップ要したかがこの $n_{sys}$ で示される.また、 $t_{sys}$ はセル内 (ブロック内) 処理時間である.

また, n<sub>sys</sub>は,

 $n_{\mathrm{sys}} = n_{\mathrm{sys}}^{\mathrm{in}} + n_{\mathrm{sys}}^{\mathrm{ex}} + n_{\mathrm{sys}}^{\mathrm{out}}$ 

(3.7)

と書くこともできる [26].式 (3.7) において, n<sup>in</sup><sub>sys</sub>はデータ入力ステップ数と呼び, デー タをアレーに最初に入力してからどこかのセルで計算が開始するまでのステップ数を表わ す. n<sup>ex</sup><sub>sys</sub>を,計算ステップ数と呼び, アレー中のどこかのセルで計算を開始してから, す べての計算を終了するまでのステップ数を表わす.また, n<sup>out</sup>を, データ出力ステップ数 と呼び,計算を終了してから, すべてのデータがアレーから出力されるまでのステップ数 を表わす.

さらに、nex の値は、以下の式で計算することができる.

$$n_{\text{sys}}^{\text{ex}} = \max \prod I_1 - \min \prod I_2 + 1 \tag{3.8}$$

ただし, $I_1$ , $I_2$ は, プログラム中で実行されるイタレーションのインデックスのセットである.

一方, $t_{sys}$ は,

$$t_{\rm sys} = \tau_{\rm c} + \tau_{\rm L} \tag{3.9}$$

で示される.ここで、<sub>で</sub>はセル内計算時間で、純粋に計算の処理に要する時間を表わし、 <sub>7</sub>にはセル間のデータ転送時間を表わす.

τ は以下の式で定義される.

$$\tau_{\rm L} = \max_{j \le m} \left[ \sum_{i=2}^{n} |T_i \boldsymbol{d}_j| \right] \times \tau_{\rm Le}$$
(3.10)

ただし, τ<sub>Le</sub>は, 4 近傍方向に隣接しているセル同士をつなぐ通信線を通過するデータの転送時間(基本データ転送時間)である.

 π.の定義により、セル同士が隣接する方向によってπ.の値が変化すると言える.この ことを図 3.2を用いて説明する.図 3.2において、左部分がセル同士の配線パターン、右 部分が実際にハードウェア化する際の配線である.4近傍隣接、8近傍隣接、16近傍隣接 のそれぞれを比較すると分かるように、配線を斜め方向に伸ばす場合があるときでも、実 際には斜めには敷かず、縦方向もしくは横方向のみに配線を敷くので、斜めに隣接してい ればそれだけπ.が大きくなる.したがって、π.の値は、隣接セルの方向に依存していると 言える.

式(3.6)の、計算時間の定義により、シストリックアレーの処理に要する時間要素を記述できる.今までの研究では、時間に関する評価は、そのほとんどがステップ数のみを考



図 3.2: セルの隣接方向による元の値の相違

慮したものであった.これは,式(3.6)の $n_{sys}$ に相当する.ステップ数は確かに最も簡単に数えることのできる評価値であり,時間的資源の中では,最も一般的な評価値であるとも言えるだろう.しかしこの値だけでは,厳密な計算時間の大小を表わすことはできないのは明らかである.なぜなら,実際には、ステップ数は小さくても,1つのステップに要する計算処理時間( $t_{sys}$ に関連)は大きいといったことも考えられるからである.例えば,プログラムのブロック化<sup>1</sup>によって複数の処理を1つのブロックでまとめ、そのブロック内の処理をすべてまとめて1ステップと数えれば、ステップ数( $n_{sys}$ )はどんどん小さくなりうるが,それに伴ってセル内での処理時間( $t_{sys}$ )は増加していくことが考えられる.このようなことから,計算時間の定義に $t_{sys}$ の項を含めることは非常に意義の大きいことであり,また,式(3.6)の定義によって,真に時間的要素の大小を論じることができるようになる.

### 3.2.3 その他の資源

フォールトトレランス性

これまで述べた評価値は、空間的要素もしくは時間的要素に分類されうるものばかり であった.しかし、この二種類には分類できない評価値も考えられる.それが、フォール トトレランス性に関する評価値である.

シストリックアレーのフォールトトレランス性については、多くの研究がなされてい るが、評価値の面から考慮すると、不動データの有無が重要となる。対象としているシス トリックアレーに不動データが存在する場合は、存在しない場合と比較すると、セル数が 小さくなるなど、空間的要素の面からは効率的になることも多い [26].

しかし、その反面、フォールトトレランス性は悪化する [5]. その理由は、パイプライン的にデータが動く場合、常にそのデータの流れ方を監視することによって、故障、誤動作(フォールト)のチェックを行うことができる.一方、データが、計算処理中もセル内から外に出ずに留まっている場合、流れ方を監視することはできない.このため、別の誤動作チェック方法として、各セルに誤動作チェック機構回路を付加する必要が生じるからである.

### 3.3 融合評価関数

これまで.空間的資源,時間的資源の両者について,その定義や性質などを考察した. これらの評価値を設計の目的,仕様に合わせて選択して比較することによって,適切なシ

1第4章で詳説する.

ストリックアレーを構成することができるが、その一方、空間的資源、時間的資源の両者 を融合した関数もいくつか提案されている.

本節では,空間的,時間的資源の両者を融合した総合的な評価関数についての考察を 行う.

### **3.3.1** 従来の融合評価関数

以下の式で定義される、セル総面積とステップ数の平方とをかけた値で比較する評価 値は、シストリックアレーに限らず、一般的な VLSI の設計などで用いられている.

$$f_1 = S_c \times n_{\rm sys}^2 \tag{3.11}$$

式(3.11)は以下のように意味付けられる.式(3.11)の両辺の平方根をとると,

$$\sqrt{f_1} = \sqrt{S_c} \times n_{\rm sys} \tag{3.12}$$

である.ここで、 $\sqrt{S_c}$ はセルの辺の長さの合計を表わすので、それにステップ数 $n_{sys}$ をかけることによって、計算開始から終了までで、「最大、どれだけのデータが流れうるか」を表わせることになる.

もちろん、セル総面積 Scはセル数 mcに比例するので、式(3.11)と同様に、

$$f_1' = m_{\rm c} \times n_{\rm sys}^2 \tag{3.13}$$

などとしても、関数の意味付け自体は変わらない.

一方,式(3.14)で定義される評価値は,式(3.11)と似ているが,その意味付けは少し 異なる.

$$f_2 = S_c \times n_{\rm sys} \tag{3.14}$$

式(3.13)のときと同様にして、式(3.14)は、

$$f_2' = m_{\rm c} \times n_{\rm sys} \tag{3.15}$$

として考えてもよい.このとき,式(3.15)は,並列度100%のときに実行されうるイタ レーションの計算処理の個数を表わしていると言える.ただし,「並列度100%」とは,計 算開始から計算終了までのすべてのステップにおいて,すべての時刻ですべてのセルが計 算に使用されている状態である.ゆえに,シストリックアレー中の全セルの使用効率 *r*eff は,

$$r_{\rm eff} = \frac{n_{\rm cal}}{m_{\rm c} \times n_{\rm sys}} \tag{3.16}$$

と表わせる.ただし, n<sub>cal</sub>は、プログラム中の全イタレーションの計算処理回数である.以上のことから、式(3.14)の評価値は、「セルの使用効率に反比例」していると言える.

以上,式(3.11)及び式(3.14)についての意味付けを考えた.その結果,式(3.11)は, 流れうるデータの量を表わし,式(3.14)は、セルの使用効率に反比例するということを示 した.このような意味付けと,式の形態から,式(3.11)は時間的資源を重視し,式(3.14) は空間的資源を重視した評価値であると言えるだろう.シストリックアレーを評価する段 階となれば、そのときの設計状況や目指す仕様によって、時間的資源を重視することにな る場合もあれば、空間的資源を重視しなければならないこともある.従って、上記の2つ の評価値のうち、どちらの評価値を採用するかは仕様によって決まる.

### 3.3.2 統計量を用いた重みつき融合評価関数

従来の融合評価関数とは違い,関数に重みの変数を用いることによって,一層の「仕様 による評価値の多様化」をおこなうことが可能である.そこで,文献 [26] では,式(3.17) の評価式を提案した.

$$f_3 = g_s \frac{s_{ave} - s}{\sigma_s} + g_t \frac{t_{ave} - t}{\sigma_t} \qquad (g_s + g_t = 1)$$

$$(3.17)$$

ここで、s,tは空間、時間それぞれにおいて考慮する評価値を表わす. 文献 [26] では、sにはセル数を、tにはステップ数を用いているが、セル数、ステップ数に限らず、対象としたい評価値を式 (3.17) 中に組み込んで計算してよい. また、 $g_s, g_t$ は、空間成分、または時間成分の重みを示し、 $s_{ave}, t_{ave}$ はそれらの値の平均値、 $\sigma_s, \sigma_t$ はそれらの値の標準偏差を示す. 平均値、標準偏差といった統計量は、各々のデータ流が流れる向きのすべてのパターンに対して求める.

この評価関数では、 $f_3$ の値が大きいほど、より効率的であると言える.重み変数を評価関数中に導入するに当たっては、空間要素と時間要素とをどのように重み付けして融合させるかが重要である.空間要素と時間要素は本来単位が違うものなので、単純な加算はできない.そのため、式(3.17)では右辺第1項と第2項の単位を揃えるため、統計量を導入している.

### **3.3.3** 新しい融合評価関数

式(3.17)は、重み変数の導入によって、シストリックアレーの設計の多様性に対応で きるところが利点であるが、その反面、統計量である分散や標準偏差を用いているため、 比較対象となる構成以外の、考えられうるすべてのシストリックアレーの構成に関して も、そのセル数やステップ数を計算しなければならない、データ流の個数や次元数を増や すと、その計算量は指数関数的に増加する.こういった理由から、この評価値を採用する ことは、対象がごく単純なアルゴリズムであるとき以外は現実的ではない.

この問題を解決するため、統計量を用いず、かつ、重み変数を導入した新しい評価値 が求められる.そこで本論文では、以下の評価値を提案する.

$$f_4 = g_s \cdot w_s \cdot s + g_t \cdot w_t \cdot t \qquad (g_s + g_t = 1) \tag{3.18}$$

ただし、 $w_s$ は、ハードウェア量が単位量分増える毎に増加する生産コストを示し、単位は [コスト/ハードウェア量]である.また、 $w_t$ は、計算時間が単位時間増える毎に増加する 計算コストを示す.単位は[コスト/計算時間]である.式全体の意味は、「どれだけコスト がかかるか」を表わすので、 $f_4$ の値が小さいほど、より効率的であると言える.式(3.18) は、式(3.17)のときと同様に、重みの値を生かすために加算を用い、かつ、新しく $w_s$ 、 $w_t$ を導入して、その単位をもって、空間成分、時間成分のそれぞれの単位を相殺して同一に している.式(3.18)は、式(3.17)で用いていた統計量を用いていないので、単純に比較対 象のみの評価値だけを計算すればよく、評価値を計算する際の無駄な計算をせずに済む.

# 3.4 評価値・評価関数の比較

本節では、2.3節での例題を用いて、これまでの評価値の計算を行う. なお、2.3節と同様にN = 4とする.

イタレーションの計算セル座標や計算時刻が変わるように,変換行列として,

| $T_1 = \begin{bmatrix} 1 \\ 1 \end{bmatrix}$ | 1<br>1<br>0 | $     \begin{array}{c}       1 \\       -1 \\       0     \end{array} $ | 1<br>0<br>1                              | $T_2 =$ | 1<br>1<br>0 | 1<br>0<br>1 | 1<br>0<br>0 | (3 | 8 19) |
|----------------------------------------------|-------------|-------------------------------------------------------------------------|------------------------------------------|---------|-------------|-------------|-------------|----|-------|
| $T_{3} =$                                    | 1<br>1<br>0 | 1<br>0<br>1                                                             | $egin{array}{c} 1 \\ 1 \\ 1 \end{array}$ | $T_4 =$ | 1<br>1<br>0 | 2<br>1<br>0 | 1<br>0<br>1 | (0 |       |

を選ぶことにする. *T*<sub>1</sub>によって構成されるシストリックアレーは図 2.6に示した. *T*<sub>2</sub>, *T*<sub>3</sub>, *T*<sub>4</sub>によって構成されるシストリックアレーのハードウェア構成を図 3.3,図 3.4,図 3.5に 示す. なお,*T*<sub>2</sub>のシストリックアレーにおいて,変数 *c* は不動データとして,処理過程の 最中でも移動せずにセル内に留まっている. これらの3 種類のアレーに対して,まず,空 間的資源の評価値を計算すると,表 3.1のとおりになる. ただし,セル1 個当たりの面積 を  $A_c = 2.5 \times 10^6 [\mu m^2]$ ,遅延素子1 個の面積を  $A_d = 5.0 \times 10^4 [\mu m]$ ,単位長さ当たりの通 信線を敷くのに要する面積を  $A_L = 4.8 \times 10^3 [\mu m^2]$ とする.

| 変換行列  | $m_{ m c}$ | $S_{\rm c}[	imes 10^6 \mu m^2]$ | $S_{\rm d}[\times 10^4 \mu m]$ | $S_{\rm n}[	imes 10^3 \mu m^2]$ | $S_{\rm si}[	imes 10^6 \mu m^2]$ | $n_{ m io}$ |
|-------|------------|---------------------------------|--------------------------------|---------------------------------|----------------------------------|-------------|
| $T_1$ | 28         | 70                              | 0                              | 403.2                           | 70.40                            | 22          |
| $T_2$ | 16         | 40                              | 0                              | 153.6                           | 40.15                            | 16          |
| $T_3$ | 37         | 92.5                            | 0                              | 710.4                           | 93.21                            | 42          |
| $T_4$ | 16         | 40                              | 80                             | 153.6                           | 40.95                            | 16          |

#### 表 3.1: 空間的資源の評価値の計算結果

また、時間的資源の評価値及び  $f_1$ ,  $f_2$ の計算結果は、表 3.2のようになる. ただし、 $\tau_c$ を 10[ns]、基本データ転送時間を $\tau_{Le} = 1.7[ns]$ とする.

| 変換行列  | $n_{ m sys}$ | $	au_{ m L}[ns]$ | t[ns]  |
|-------|--------------|------------------|--------|
| $T_1$ | 17           | 1.7              | 1728.9 |
| $T_2$ | 11           | 1.7              | 1118.7 |
| $T_3$ | 11           | · 3.4            | 1137.4 |
| $T_4$ | 20           | 1.7              | 2034.0 |

#### 表 3.2: 時間的資源の計算結果

これらの計算結果から明らかなように、変換行列が  $T_2$ ,  $T_4$ のときのシストリックア レーは、空間的資源の消費を小さく抑えていると言える.しかし $T_4$ の方は、時間的資源の 消費は他の場合と比較して大きい.また、 $T_2$ によるシストリックアレーと  $T_3$ によるシス トリックアレーとを比較してみると、時間的資源の面では、ステップ数は同じであるが、  $T_2$ の方はデータが4 近傍方向のみに流れているのに対し、 $T_3$ の方はデータが8 近傍方向 にも流れているため、データ転送時間元が大きくなっている.しかし、実際には、今回用 いた数値データのように、データの転送時間は、セル内での処理時間と比較してかなり小 さいので、元による計算時間の差は無視できるほど小さいことが多い.

次に、同一の例を用いて、融合評価関数の評価値の計算を行う.重み変数を導入して いない関数である、 $f_1$ ,  $f_2$ の値はそれぞれ表 3.3のとおりになる.この 2 つの関数を用い て、空間的資源、時間的資源両者を融合した評価値の計算が行える.

| 変換行列  | $f_1[	imes 10^{12} \mu m^4]$ | $f_2[	imes 10^6 \mu m^2]$ |
|-------|------------------------------|---------------------------|
| $T_1$ | 20230                        | 1190                      |
| $T_2$ | 4840                         | 440                       |
| $T_3$ | 11192.5                      | 1017.5                    |
| $T_4$ | 16000                        | . 800                     |

### 表 3.3: *f*<sub>1</sub>, *f*<sub>2</sub>の計算結果

次に、重み付けをした評価値の計算を行う.まず、 $f_3$ の値を計算する. $f_3$ では、空間 的資源の評価値としてセル数を、時間的資源の評価値としてステップ数を式 (3.17) に適 用して計算を行う.その結果を表 3.4に示す.

| 変換行列  | $g_s = 0$ | $g_{\rm s} = 0.25$ | $g_{\rm s}=0.5$ | $g_{\rm s} = 0.75$ | $g_{\rm s}=1$ |
|-------|-----------|--------------------|-----------------|--------------------|---------------|
| $T_1$ | -0.403    | -0.375             | -0.348          | -0.320             | -0.293        |
| $T_2$ | 1.151     | 1.166              | 1.182           | 1.197              | 1.213         |
| $T_3$ | 1.151     | 0.508              | -0.135          | -0.779             | -1.422        |
| $T_4$ | -1.180    | 0.960              | -0.736          | -0.514             | -0.293        |

### 表 3.4: f3の計算結果

また、 $f_4$ の計算結果は表 3.5のとおりである.ただし、空間、時間それぞれの資源の評価値としてセル数とステップ数を考慮することとし、空間、時間要素の単位数当たりのコスト $w_s$ 、 $w_t$ は、 $w_t = 1$ 、 $w_s = 3$ であると仮定する.

| 変換行列  | $g_s = 0$ | $g_{\rm s}=0.25$ | $g_{\rm s}=0.5$ | $g_{\rm s} = 0.75$ | $g_s = 1$ |
|-------|-----------|------------------|-----------------|--------------------|-----------|
| $T_1$ | 51        | 45.25            | 39.5            | 33.75              | 28        |
| $T_2$ | 33        | 28.75            | 24.5            | 20.25              | 16        |
| $T_3$ | 33        | 34               | 35              | 36                 | 37        |
| $T_4$ | 60        | 49               | 38              | -27                | 16        |

### 表 3.5: f<sub>4</sub>の計算結果

f3, f4の計算結果をグラフ化したものを図 3.6, 図 3.7に示す. どちらのグラフでも, 変

換行列が  $T_2$ や $T_3$ のときのように、ステップ数の小さい構成は  $g_s = 0$  では  $f_3$ の値が大き く、 $f_4$ の値は小さいので、どちらの関数も、これらの構成がより効率的であることを示し ている.また、 $T_2$ での構成のようにセル数が小さいものは、 $g_s = 1$  での $f_3$ の値が大きく、  $f_4$ の値が小さいので、より効率的であると言える.そして、重み変数を変化させることに よって、評価値の大小の順番が入れ替わるといった現象も見られる.例えば、 $g_s = 0.6$  付 近では  $T_3$ は  $T_1$ よりも効率的であるが、 $g_s = 0.8$  付近では  $T_1$ の方が  $T_3$ よりも効率的であ るといった具合である.このことより、 $f_3$ 、 $f_4$ のどちらの関数でも重み変数の効果が表わ れていると言える.しかし、 $f_3$ の計算に関しては、 $T_1$ から  $T_4$ の行列によるシストリック アレー以外にも構成を考えてセル数、ステップ数を計算している.今回の例では、全部で 27 通りの構成が考えられた.この全ての計算の終了後に統計量を計算して  $f_3$ を計算して いる.しかし  $f_4$ の計算においては純粋に4通りのシストリックアレーのセル数、ステッ プ数から評価値を求められる.このことから、 $f_4$ が  $f_3$ よりも簡単に評価値を計算でき、し かも重み変数の効果を期待できる関数であることがわかる.

# 3.5 むすび

シストリックアレーの評価値は、主に、空間的資源と時間的資源に分類されるが、一 般的に、空間的資源と時間的資源の両者は互いにトレードオフの関係にあると言える。空 間的資源を省力化して、少ないハードウェアで全計算を行おうとすると、ある時刻におい て、実行されるイタレーションの個数が少なくなり、ステップ数が増加して、時間的資源 の消費が大きくなってしまう。また逆に、時間的資源を省力化するとなると、どうしても、 ある時刻での計算イタレーションの個数を増やさなければならないので、それを賄うだけ のハードウェアが必要になり、空間的資源の消費が増える。このような、お互いのトレー ドオフの関係が、シストリックアレー構成の効率化の障害となっていえると言えよう。

そこで本章では、まずシストリックアレーを評価する評価値や評価関数についての考 察を行った.空間的資源や時間的資源に属するそれぞれの評価値について、その定義をま とめるとともに、意味付けを行った.さらに、評価関数は、シストリックアレーの設計事 情の多様性に対して、重み変数を導入した関数を利用することが効果的であることを述べ るとともに、従来提案されていた、重み付きの評価関数を改良し、統計量を用いない、計 算の簡単な関数を提案した.また、以上の評価値・評価関数について、具体例を適用して 比較を行った.

**3**0


図 3.3: T<sub>2</sub>によって構成されるシストリックアレー

3.5 むすび



図 3.4: T<sub>3</sub>によって構成されるシストリックアレー

3.5 むすび



図 3.5: T<sub>4</sub>によって構成されるシストリックアレー



図 3.6: 重み変数を変化させたときの f<sub>3</sub>の値の変化

**3**4

3.5 むすび



図 3.7: 重み変数を変化させたときの f<sub>4</sub>の値の変化

35

# 第4章

## BR 法による時間的資源の効率化

## 4.1 BR 法の導入

第3章で述べたように、消費資源は大別すると、空間的資源、時間的資源、その他の 資源に分けられる.これらのそれぞれの資源は互いに密接に関連しており、3種類の資源 の消費すべてを最小に抑えられる構成が存在すれば、それは最も有効な構成と言えるであ ろう.

しかし、一方で、評価値同士が互いにトレードオフになることが少なくないことも第 3章に示した.そのため、3種類の資源の消費をすべて小さく抑えることは実際には非常 に困難である.そのため、各設計段階において最も優先すべき資源を対象にして、効率化 を考えることが現実的には有効であると言える.

その中でも、並列処理の場合は、まず時間的資源を第一に考慮することが必要と考えられる.ここでは、時間的資源を小さくする方法として BR 法 (Blocking and Retiming method)を提案し、その有効性を具体的な適用例を用いて示す.

### 4.2 retiming

retiming は文献 [25] によって提案された手法で、時間的資源を小さくする手法である. retiming は、ある程度粗粒度のアルゴリズムに対して有効であり、セル内の演算装置の配 置や演算手順を再構成することによって、セル内計算時間 t<sub>sys</sub>を小さくし、全体の計算時 間 t も小さくするといった方法である.その方法を以下に示す.

#### 4.2.1 レジスタグラフ

依存グラフのエッジは、データ間の依存関係 (依存ベクトル) を表わすが、このベクトルにに時間要素行列をかけたものが、データ間の遅延時間になる。例えば、依存ベクトル $d_{ba}$ に時間要素行列をかけると、データ間の時間遅延 $\Delta t_{ba}$ になる。依存グラフのノードに、ノード中の変数を計算するのに要する時間に関する記述をしたものはレジスタグラフ (Register Graph : RG) と呼ばれる.

図 4.1は、図 2.5の依存グラフに時間要素行列  $T = \begin{bmatrix} 1 & 2 & 1 \end{bmatrix}$  をかけてレジスタグラフに変換したものである.  $\Pi_a, \Pi_b, \dots, \Pi_g$ は、そのノード中の変数を定義するのに要する時間を表わす. また、エッジの重みは、変数間の参照を行うのに必要な遅延時間を表わす.  $v_1, v_2$ を各々の変数とするとき、 $\delta_{v_1,v_2}, \Pi_{v_1}$ は、時間を表わす変数なので、すべて整数値であり、

$$\Delta t_{v1,v2} \ge 0 \quad (v1,v2 \ \text{k} \land \land \land \land \circ ) \tag{4.1}$$

 $\Pi_{v_1} \ge 0$  ( $v_1$ は各々の変数)

(4.2)

の条件を満たす. 依存グラフからレジスタグラフに変換する際には,式(4.1),式(4.2)の 条件を満たす時間要素行列をかける必要がある.

ところで、レジスタグラフで表わされている一連の処理が、1つのセル中で行われて いるとすると、 $t_{sys}$ の値をこのレジスタグラフから求めることができる.このことを図4.1 を用いて示す. 今、シストリックアレーが計算を開始してからtステップ目であると仮定 する. 変数bは変数aを参照することによって定義されるが、このとき遅延時間は1で ある. つまり、tステップ目での変数aは、t+1ステップ目で変数bを定義するのに用い られるので、tステップ目のセル内の計算においてこの処理は考慮する必要がない.また、 変数cは、変数aを参照することによって定義されるが、その処理を行なう際に必要な遅 延時間は0である.そのため、この処理はtステップ目で行なわなければならない.以上 のことをまとめると、tステップ目においては、zero-edge で結ばれている変数間の処理を 行えばよい.

一方, cの変数を定義するには、II。だけの時間が必要である. 同様のことをグラフ全体 に対して考えると、1つのセル内の処理を全部行うのに必要な時間は、すべての zero-path においてIIの値の和を計算したときの最大値であると言える.

なお、実際にはレジスタグラフによって値を求められるのは $\tau_c$ なのであるが、第3章 で示した例のように、実際の設計においては $\tau_L$ の値が $\tau_c$ と比較して無視できるほど小さい ので、 $t_{sys} \simeq \tau_c$ としてよい、そのため、本章ではレジスタグラフによって $t_{sys}$ の値を知る ことができると記述している.

4.2 retiming



図 4.1: レジスタグラフ

.

#### 4.2.2 reindexing

依存グラフ中の依存ベクトル (エッジの重み) は、プログラムの意味を変更することな しに、ベクトル要素の値を変更することができる.

ノードvからノードuへの依存ベクトルを $d_{uv}$ とするとき,

$$\overline{d_{uv}} = d_{uv} + \delta_v - \delta_u \tag{4.3}$$

で得られる $\overline{d_{uv}}$ を, vから u への新たな依存ベクトルとすることができる. この変換手法 を reindexing とよぶ.  $\delta_u, \delta_v$ は, ノード u, vに関する重みであり, offset vector と呼ぶ. offset vector は,

$$\delta \in \mathbf{N}^n$$
 (4.4)

である. 図 4.2は,図 2.5の依存グラフを、ノード bにおける offset vector  $\delta_b = (1, -1, 0)$ として reindexing したあとの依存グラフである. この手法によって一部の依存ベクトル の値を変更することは、実際には、該当する変数の添え字を変更することと等価である.

#### 4.2.3 retiming

reindexing した依存グラフに、時間要素行列をかけて、レジスタグラフに変換する操作を retiming とよぶ.レジスタグラフによって、1 つのセルまたはブロック内での  $t_{sys}$ の値を得ることができるが、retiming は  $t_{sys}$ の値を変換前と比較して小さくなるようにすることがその目的である。図 4.3は、図 4.2の依存グラフに時間要素行列  $T = \begin{bmatrix} 1 & 2 & 1 \end{bmatrix}$ をかけたものである。図 4.1と比較すると、ノード b の周辺のエッジの重みが変化していることが分かる. $t_{sys}$ の値が、レジスタグラフの zero-path の、ノードの重みの和で示されることは前述した。このことから、重みが 0 のエッジの周辺を retiming して、エッジの重みを非 0 にしていけば、全体として  $t_{sys}$ の値が小さくなると言える.

retiming は、*t*<sub>sys</sub>の値を小さくするということから、時間要素を小さくする手法として 非常に有効である.しかしその反面、この方法は、プログラムが粗粒度の場合にしか適用 できないという欠点が存在する.何故なら、retiming は、1 つのセル内で実行される依存 に対する変換であり、そのような変換が不可能であるほどセル内の構造が単純である場合 には、もはや retiming を行うだけの余地はなく、*t*<sub>sys</sub>を小さくできないからである.

## 4.3 ブロック化

前節で述べた retiming の欠点を解決する方法として、本節ではブロック化を提案する.

39







図 4.3: retiming

ブロック化は、プログラムが細粒度である場合に、retiming が適用できるように、意 図的に粗粒度に変換する方法で、具体的には、いくつかのイタレーションを1つにまと める変換である。細粒度のプログラム自身には retiming を行うだけの余地がないが、い くつかのイタレーションを1つのブロックに集めることによって、そのブロックに対して retiming を行う分の余地を与えることができる.

また、ブロック化を適用する利点がもう1つ存在する.それは、n<sub>sys</sub>の値が小さくなる ことである.ブロック化により、1つのセル内での単一の計算が、1つのブロック内での 複数のイタレーションに変換されるが、同一ブロック内で同時刻に複数の計算が行われる ので、計算時間の高速化が図れる.このことは、換言すると、セル外部の並列化のみでな く、セル内部も並列化を行うために計算が高速になるということである.計算時間は n<sub>sys</sub> と t<sub>sys</sub>の積で表わされるので、計算時間の値が小さくなる.

ブロック化の様子を図4.4に示す.ここでは、簡単のため、2次元のイタレーションに 関しての図を示している.図4.4において、各黒丸は、それぞれのイタレーションを示し、 網掛の部分はそれぞれのブロックを示す.ブロック化前は、各黒丸に1つのイタレーショ ンが割当てられ、実行されるが、ブロック後は、各ブロックに複数のイタレーションが割 り当てられ、ブロック内で同時に実行される.

ループプログラムをブロック化する様子を下に示す.

for  $i_1 = i_{1b}$  to  $i_{1e}$ ... for  $i_n = i_{nb}$  to  $i_{ne}$ 代入文

∜

for  $j_1 = i_{1b}$  to  $i_{1e}$  by  $j_{1s}$ 

for  $j_n = i_{nb}$  to  $i_{ne}$  by  $j_{ns}$ for  $i_1 = j_1$  to  $j_1+j_{1s}-1$ ... for  $i_n = j_n$  to  $j_n+j_{ns}-1$ 代入文

即ち,ブロック化前は1つの代入文を1つのセルで実行し,一方ブロック化後は,最内 *n* 重ループを1つのブロックで実行する.なお,この場合,1つのブロック内では最大

4.3 ブロック化



図 4.4: インデックス空間から見たブロック化

$$n_{\mathbf{i}} = j_{1s} \times j_{2s} \times \cdots \times j_{ns}$$

(4.5)

個のイタレーションの計算が実行されることになるが、すべてのブロックでこれだけのイ タレーションが実行されるわけではない.  $i_{1e} - i_{1b} + 1$  が  $j_{1s}$ で割り切れないとき、次々に 並んだブロックのうち、最後の1 個のブロックは、 $j_1$ の値として  $j_{1s}$ 個未満の種類しか取 ることができない. そのため、実際にハードウェア化する際には、余った部分には**ダミ**ー データとして0 値を流すことにする. また、このダミーデータが流れるイタレーションを **ダミーイタレーション**と呼ぶ. この考察から、この変換において生成されるブロックの個 数は

$$n_{\mathbf{b}} = \left\lceil \frac{i_{1e} - i_{1b} + 1}{j_{1s}} \right\rceil \times \left\lceil \frac{i_{2e} - i_{2b} + 1}{j_{2s}} \right\rceil \times \dots \times \left\lceil \frac{i_{ne} - i_{nb} + 1}{j_{ns}} \right\rceil$$
(4.6)

である.式(4.5)及び式(4.6)から,各ブロック中のイタレーションがダミーイタレーションでない割合 $r_{\rm rud}$ は,

$$r_{\rm ud} = \frac{n_{\rm cal}}{n_{\rm i} \times n_{\rm b}} \tag{4.7}$$

と求められる.この *r*udの値が大きくなるようにブロック化を行うことは、ブロック化後のハードウェア構成の無駄を小さく抑えることと等価であり、このようなブロック化により構成されたシストリックアレーは、より効率的な構成であると言える.

ところで、ブロック化を行った後でも、シストリックアレーのイタレーションの状況 や、各データの計算位置、計算時刻を求めることができるように、以下のブロック化イン デックス (blocked index) を導入する.

$$I^{B} = {}^{T} \left( i_{1}^{B} \quad i_{2}^{B} \quad \cdots \quad i_{n}^{B} \right)$$
  
=  ${}^{T} \left( \left\lfloor \frac{i_{1}}{r_{1}} \right\rfloor \quad \left\lfloor \frac{i_{2}}{r_{2}} \right\rfloor \quad \cdots \quad \left\lfloor \frac{i_{n}}{r_{n}} \right\rfloor \right)$ (4.8)

ここで、 $r_1, r_2, \dots, r_n$ は、ブロック化によって、最外n重ループのインデックスが、いくつおきに値をとるようになったかを示す数字である。この数を**ブロック化係数**とよぶ、上の変換例では、ブロック化係数は、それぞれ、 $j_{1s}, j_{2s}, \dots, j_{ns}$ である。

ブロック化後のシストリックアレーでの,各イタレーションの計算位置ブロック及び 計算時刻は,

$$j_1^B = \Pi I^B \tag{4.9}$$

$${}^{T}\left(\begin{array}{ccc} j_{2}^{B} & j_{3}^{B} & \cdots & j_{n}^{B} \end{array}\right) = SI^{B}$$

$$(4.10)$$

で得ることができる.また、ブロック化の前後では、空間要素行列 Sは変わっていないので、全体のシストリックアレーの、セル (ブロック)の配列形態は、ブロック化前と比較して、ブロック化係数の分だけ縮小したものになる.

ブロック化係数は、この値が大きいほど、ブロックの粒度も粗くなる.1つのブロッ ク内で実行される処理の個数も増加し、粒度が大きくなるので、全体の計算が少ないス テップ数で済み、n<sub>sys</sub>の値も小さくなる、しかしながら、ここで注意が必要である.この ようにしてどんどんブロック化係数を上げていけば、ステップ数も小さくなり、遂には、 全部の処理を1つのブロックのみで行うようなシストリックアレーができるとも思われる が、実際には、粗粒度にしたことによって新たに生じる問題を考えなければならない.そ れは、オーバーヘッドの問題である.

大きなブロック化係数でブロック化すると、そのブロック内では、多数の計算を順番 に規則正しく行わなければならないため、ブロック内に、各計算素子を統轄・管理し、制 御する機構が必要となる.これは、1つのセル内で、単純でかつ少量の加減乗除演算のみ を行うときにはほとんど必要とされないものである.ブロック化係数の増大に伴い、この 統轄・管理機能は、巨大なものとなり、もはやそれによるオーバーヘッドが無視できない 状況になるのである.

式(4.7)での*r*udの値を考えて、無駄のないブロック化の条件を考えたが、これと同時に、このようなオーバーヘッドによるコストも考慮して、ブロック化係数を適切な値に設定する必要がある.

ところで、処理の粒度の問題とは別に、ブロック化の際に注意しなければならないこ とは、「計算の実行順序は変わっても、プログラムの意味(計算結果)は変わってはならな い」ということである、たとえば、二重ループを以下のように変換したとする.

for  $i_1 = i_{1b}$  to  $i_{1e}$ for  $i_2 = i_{2b}$  to  $i_{2e}$ 代入文  $\downarrow$ for  $j_1 = i_{1b}$  to  $i_{1e}$  by  $j_{1s}$ 

for  $j_2 = i_{2b}$  to  $i_{2e}$  by  $j_{2s}$ for  $i_1 = j_1$  to  $j_1 + j_{1s} - 1$ for  $i_2 = j_2$  to  $j_2 + j_{2s} - 1$ 代入文

このとき、ブロック化の前とブロック化の後では、イタレーションの実行順序は、そ

れぞれ図 4.5,図 4.6のようになる.ただし、図 4.6は、図を簡単化するため、 $i_{1e} - i_{1b} + 1$ 、  $i_{2e} - i_{2b} + 1$ がそれぞれ $i_{1s}$ 、 $i_{2s}$ で割り切れるものとして、ダミーイタレーションはないも、のと仮定している.  $\int_{1}^{S}$ 、 $\int_{2}^{2}$ S

図 4.5, 図 4.6とを比較すると、ブロック化の前後で計算の実行順序が変わっている. そのため、ブロック化後の実行順序で計算を行っても、プログラムの意味は変換前から保 存されなければならない. つまり、データ間に、順序による依存がないことが要求され、 これは BR 法を適用する上で大きな障害であるかのように見える. しかし、科学技術計 算において、解くべき問題は比較的単純なアルゴリズムの組み合わせである場合が多く、 このような計算には順序による依存がないものが多い. 例えば、行列積計算や LU 分解、 コンボリューションなどの典型的な問題では、ブロック化しても意味は保存される<sup>1</sup>. こ のため、特に科学技術計算の分野においてはブロック化できる問題が多く、この BR 法は 有効な手段だと言える.

## 4.4 BR 法の適用例

ここでは、大規模科学技術計算に用いられる、いくつかの基本的なアルゴリズムに BR 法を適用し、その有効性を示す.

科学技術計算では、より高精度な計算を行おうとすると、その問題は大規模なものに なる.この傾向は今後一層顕著になるものと思われる.大規模科学技術計算において、計 算時間の多くは、行列演算やベクトル演算に費やされ、この部分の計算時間をどのよう にして短縮するかが高速化の鍵である.以下では、行列積計算、コンボリューションを例 に、BR 法により行列、ベクトル演算の計算時間を短縮できることを示す.

#### 4.4.1 行列積計算

まず、2.3.1節で取り上げた行列積計算を例に挙げる.

for i = 1 to N for j = 1 to N for k = 1 to N c[i, j] = c[i, j] + a[i, k] \* b[k, j]

ループの依存ベクトルは、

<sup>1</sup>適用例は4.4節で説明する.



図 4.5: ブロック化前のイタレーションの実行順序





$$\boldsymbol{d}_{ac} = \begin{pmatrix} 0\\1\\0 \end{pmatrix} \quad \boldsymbol{d}_{bc} = \begin{pmatrix} 1\\0\\0 \end{pmatrix} \quad \boldsymbol{d}_{cc} = \begin{pmatrix} 0\\0\\1 \end{pmatrix}$$
(4.11)

と求められる.このときの,1つのセル内,もしくは1つのブロック内で実行される処理 の依存グラフ及びレジスタグラフを図4.7,図4.8に示す.ただし,時間要素行列として,

$$\Pi = \left[ \begin{array}{ccc} 1 & 2 & 1 \end{array} \right] \tag{4.12}$$

を選んでいる.

次にブロック化を施す.このループは、各インデックスのブロック化係数を $i_s = j_s = k_s = 2$ として、次のようにブロック化しても意味は等価である.

for i' = 1 to N by 2 for j' = 1 to N by 2 for k' = 1 to N by 2 for i = i' to i' + 1for j = j' to j' + 1for k = k' to k' + 1c[i, j] = c[i, j] + a[i, k] \* b[k, j]

このようにブロック化したときのブロック内の依存グラフ及びレジスタグラフを図 4.9, 図 4.10に示す. 更に retiming をおこなう. retiming は,図 4.10 の依存グラフの, zero-edge を, nonzero-edge に変換する方針で行う.図 4.9の依存グラフで, retiming をおこなった 結果を図 4.11,図 4.12に示す.ただし,ここでは,セル内 (ブロック内) において,加減算 に1,乗除算に5 の時間を要すると仮定している.また,図 4.8,図 4.10,図 4.12のレジ スタグラフでは,細線のエッジ重みが0,太線のエッジ重みが0 以外であることを示す.

以上の処理から、 $n_{sys}$ 及び $t_{sys}$ の値を求めると、それぞれ表 4.1のようになる.ただし、空間要素行列 Sを

$$S = \begin{bmatrix} 1 & 0 & -1 \\ 0 & 1 & 0 \end{bmatrix}$$
(4.13)

と置いた.



図 4.7: ブロック化前のセル内依存グラフ (行列積)



図 4.8: ブロック化前のセル内レジスタグラフ (行列積)





for i=1 to N by 2

4.4 BR 法の適用例



図 4.10: ブロック化後のブロック内レジスタグラフ (行列積)



図 4.11: retiming 後のブロック内依存グラフ (行列積)



図 4.12: retiming 後のブロック内レジスタグラフ (行列積)

|                                  | original | blocked | blocked&retimed |
|----------------------------------|----------|---------|-----------------|
| n <sub>sys</sub>                 | 20       | 8       | 8               |
| $t_{\rm sys}$                    | 6        | 7       | 5               |
| $n_{\rm sys} \times t_{\rm sys}$ | 120      | 56      | 40              |

表 4.1: 行列積計算アルゴリズムの各計算時間

BR 法を適用しないで構成したシストリックアレー (original) と比較すると、ブロック化のみを行って構成したシストリックアレー (blocked) は計算時間が半分以下に減少し、また、ブロック化と retiming の両者を行って構成したシストリックアレー (blocked& retimed) は、3 分の1 の計算時間で済むことがわかる.

ブロック化前後のハードウェア構成を図 4.13,図 4.14に示す.ただし,N=4とした. 基本的にブロック化前と比較して,ブロック化後はブロック化係数の分だけ縮小したものとなる.ブロック内部では,複数のイタレーションの処理を行い,かつ,それらのイタレーションを管理するため,普通のセルよりも構成は複雑である.

次に、この結果に、第3章で定義した融合評価関数を適用して評価をする.空間的資源の評価値としては、ブロック化を行ったために単純にセル数を比較することはできないので、セル (ブロック) 面積で評価する.また、時間的資源の評価値には計算時間を当てはめる.ブロック化により、1つのブロック内では最大4個のイタレーションの計算が行われるが、計算処理を制御するユニットがブロック内に存在するので、シリコン面積は、セルを1とし、ブロックを4.5と仮定する. $w_t = 1, w_s = 3$ として $f_4$ を計算すると、図4.15を得る.このグラフより、 $g_s$ の値が小さいほど、つまり $g_t$ の値が大きいときほど、BR法を施さない構成と、ブロック化を施した構成、あるいはブロック化と retiming を施した構成との評価値の差が大きくなり、BR法がより有効であることがわかる.

次に、 $Nの値及び、ブロック化係数を変化させたときの計算時間の動きを考える。簡単のため、各インデックスでのブロック化係数は<math>i_s = j_s = k_s = L$  と置く、L は正の整数である。

各イタレーションの反復回数は $\left\lceil \frac{N}{L} \right\rceil$  で表わされる.  $n_{sys}$ の値は、この値に比例し、  $n_{sys} = 6 \left\lceil \frac{N}{L} \right\rceil - 4$  (4.14)

と表わされる.一方, $t_{sys}$ の値は,1つのcの変数に足されるべき $a \ge b \ge 0$ 積の結果は, ブロック化係数の個数分だけ存在するので、セル内計算時間は乗算1回分と加算L回分 だけ必要になる.このことから、ブロック化係数の大小が $t_{sys}$ に与える影響は、加算の回 数だけであり、

55





図 4.13: ブロック化前のハードウェア構成 (行列積)





図 4.14: ブロック化後のハードウェア構成 (行列積)



図 4.15: 行列積計算アルゴリズムの f4の値

$$t_{\rm sys} = L + 5 \tag{4.15}$$

となる.式(4.14)と式(4.15)より、 $L \ge N$ を変化させたときの計算時間 t の変化は図 4.16、 図 4.17のようになる.ブロック化の効果はグラフよりわかるが、図 4.16より、Nの値が 小さいときは、ブロック化係数を上げても一概に計算時間が小さくなるとは限らない.図 4.17より Nの値が大きくなると、次第にブロック化係数の影響が大きくなる.

#### 4.4.2 コンボリューション

次にコンボリューションを例として取り上げる.

$$c_i = \sum_{j=0}^{i} a_{i-j} b_j \tag{4.16}$$

for i = 0 to nfor j = 0 to ic[i] = c[i] + a[i - j] \* b[j]

ループの依存ベクトルは  

$$\boldsymbol{d}_{ac} = \begin{pmatrix} 1 \\ -1 \end{pmatrix} \quad \boldsymbol{d}_{bc} = \begin{pmatrix} 1 \\ 0 \end{pmatrix} \quad \boldsymbol{d}_{cc} = \begin{pmatrix} 0 \\ 1 \end{pmatrix}$$
(4.17)

となる.このときの,1つのセル内,またはブロック内で実行される処理の依存グラフ及 びレジスタグラフをぞれぞれ図 4.18,図 4.19に示す.ただし,時間要素行列として,

$$\Pi = \begin{bmatrix} 2 & 1 \end{bmatrix} \tag{4.18}$$

を選んでいる.

次にブロック化を施す.このループは、下のようにブロック化しても、意味は等価である.

for 
$$i' = 0$$
 to  $n$  by 2  
for  $j' = 0$  to  $i'$  by 2  
for  $i = i'$  to  $i' + 1$   
for  $j = j'$  to  $j' + 1$   
 $c[i] = c[i] + a[i - j] * b[j]$ 

このようにブロック化したときのブロック内の依存グラフ,レジスタグラフは図 4.20, 図 4.21のようになる.



図 4.16: L と Nを変化させたときの t の動き (1) (行列積)



図 4.17: L と Nを変化させたときの t の動き (2) (行列積)



図 4.18: ブロック化前のセル内依存グラフ (コンボリューション)



図 4.19: ブロック化前のセル内レジスタグラフ (コンボリューション)



図 4.20: ブロック化後のブロック内依存グラフ (コンボリューション)



図 4.21: ブロック化後のブロック内レジスタグラフ (コンボリューション)

(4.19)

この結果に対して、更に retiming をおこなう. retiming を行う際の方針は行列積計算 のときと同じである.図4.20の依存グラフに対し、retiming を行った結果を図4.22、図 4.21のレジスタグラフに対し、retiming を行った結果を図4.23に示す.ただし、行列積計 算の例と同様に、セル内 (ブロック内)において、加減算に1、乗除算に5の時間を要する と仮定している.また、図4.19、図4.21、図4.23のレジスタグラフでは、細線のエッジ 重みが0、太線のエッジ重みが0以外であることを示す.

コンボリューションに対し、 $n_{sys}$ 及び $t_{sys}$ の値を求めると、それぞれ表 4.2のようになる. ただし、空間要素行列 Sを

$$S = \begin{bmatrix} 0 & 1 \end{bmatrix}$$

と置いた.

|                                  | original | blocked | blocked&retimed |
|----------------------------------|----------|---------|-----------------|
| $n_{ m sys}$                     | 30       | 16      | 16              |
| $t_{sys}$                        | 6        | 7       | 5               |
| $n_{\rm sys} \times t_{\rm sys}$ | 180      | 112     | 80              |

表 4.2: コンボリューションの各計算時間

この結果から, BR 法を適用した場合, 計算時間は半分またはそれ以下に減らすことができることがわかる.

なお、ブロック化前後のハードウェア構成を図 4.24、図 4.25に示す.ただし、n=4と した.行列積の場合と同様に、ブロック化前と比較して、ブロック化後の構成はブロック 化係数の分だけ縮小したものとなる.ただし、この例では、ブロック化係数が*i、j*とも に2であるが、インデックス*j*は、*i*の値によって取りうる値の個数が異なる.図 4.26で は、ブロック化前に1つのセルで実行される処理を黒丸で示し、1つのブロックで実行さ れる処理を網掛で表わしている.この図からわかるように、1つのブロック内では最大で 4個のイタレーションが実行されることになるが、処理されるイタレーションの個数が4 個未満のブロックも存在する.そのため、このような空きの部分のイタレーションのデー タを参照しなければならないときは、ダミーデータとして0値を用いることにする.

ここで、行列積の場合と同じく、評価関数を当てはめてその変化の様子を調べる. $w_s$ 、 $w_t$ の値、シリコン面積の比を、行列積のときと同じにしたとき、図 4.27のグラフのとおりになる.行列積の場合と同様、この例でも、 $g_s$ の値が小さいほど、すなわち $g_t$ の値が大きいほど、BR 法の効果が大きくなることがわかる.

(0,0)

(1,0)

(0,1)

(1,-1)

(1,-2)



図 4.22: retiming 後のブロック内依存グラフ (コンボリューション)






図 4.24: ブロック化前のハードウェア構成 (コンボリューション)



ブロック内部の構造



図 4.25: ブロック化後のハードウェア構成 (コンボリューション)

4.4 BR 法の適用例



図 4.26: 処理されるイタレーション (コンボリューション)



図 4.27: コンボリューションの f<sub>4</sub>の値

次に, Nの値及び, ブロック化係数を変化させたときの計算時間の動きを考える.行列積のときと同様に,各インデックスのブロック化係数はすべて L であるとする.

行列積の場合と同様に、コンボリューションの場合も、 $n_{sys}$ の値は $\left\lceil \frac{N}{T} \right\rceil$ に比例し、

$$n_{\rm sys} = 7 \left\lceil \frac{N}{L} \right\rceil + 2 \tag{4.20}$$

と表わされる.一方、 $t_{sys}$ の値は、行列積の場合と全く同一で

$$t_{\rm sys} = L + 5 \tag{4.21}$$

となる.式(4.20)と式(4.21)より, LとNを変化させたときのtの動きは図4.28,図4.29 のようになる.ブロック化を行うことで,計算時間を小さくすることができるが,Nが 小さいときは,ブロック化係数を大きくすれば計算時間もそれだけ小さくなるとは限らな い.Nが大きいと,ブロック化係数の効果が表われるが,反面,ブロックが大きくなるこ とに対してのオーバーヘッドを考慮しなければならない.

#### 4.5 むすび

本章では、時間的資源を小さくすることに有効な手段である、BR 法を提案し、具体 例に適用してその有効性を確かめた.

今まで、時間的資源を小さくすることへの努力は、すなわち、ステップ数を小さくすることであった.しかし、ステップ数 *n*<sub>sys</sub>とセル内計算時間 *t*<sub>sys</sub>は本来トレードオフの関係にあり、ステップ数を減らすことによって外見上は計算時間が小さくなったように見えても、実際には、その分セル内計算時間が増加することもある.したがって、*n*<sub>sys</sub>の値のみに注目するのではなく、*t*<sub>sys</sub>の値にも注目するべきである.

 $t_{sys}$ を小さくする手法として、かつてretimingという手法が提案された.しかしretiming だけでは、プログラムの粒度が細かいときには $t_{sys}$ の値を小さくすることはできない.そ こで、ブロック化という手順を付加することを提案した.ブロック化を行うことによっ て、細粒度の問題を意図的に粗粒度に変換し、その結果、細粒度のプログラムに対して も retiming を行うことが可能になる.また、ブロック化により、 $n_{sys}$ の値が小さくなり、  $n_{sys}$ と $t_{sys}$ との積で表わされる計算時間も小さくなる.最後に、大規模科学技術計算にお ける典型的なアルゴリズムである行列積計算やコンボリューションに対し、ブロック化の 効果、及び BR 法の有効性を確認した.

4.5 むすび



図 4.28:  $L \ge N$ を変化させたときの tの動き (1) (コンボリューション)

73

4.5 むすび



図 4.29: L と Nを変化させたときの t の変化 (2) (コンボリューション)

#### 第5章

#### 結論·検討

#### 5.1 結論

本研究では、まず並列処理アーキテクチャのシストリックアレーに関して、その効率 性を評価する際に不可欠な、種々の評価値についての考察を行った. 第3章においては、

- シストリックアレーの評価値の検討
- 空間,時間の両者の資源を融合した関数の検討

を行った.評価値の検討については,種々の評価値を,空間的資源と時間的資源に大別 し、そのそれぞれに属する評価値の再検討を行った.また,融合関数については、シスト リックアレーの設計時の仕様の多様性にも対応する関数となるように、重み変数を導入し た関数についての考察を行った.従来提案されていた、重みつきの関数は、式の中に統計 量を用いていたため、比較対象としたい構成のシストリックアレー以外の組合せについて も考慮し、その評価値を計算してから関数を計算する必要があった.そこで本論文では、 統計量を用いない関数を提案し、計算の無駄を省いた.また、具体例を用いて、その関数 における重み変数の効果、有効性を確認した.

また,並列処理では,時間的資源を小さく抑えることが必要である.そのため,第4 章においては,

- BR 法の提案
- 適用例による BR 法の有効性の確認

を行った. BR 法は,時間的資源を小さくすることができる有効な手法である. BR 法は, ブロック化と retiming の 2 つの方法により成り立っている. retiming によって,セル内 のレジスタの配置を再構成し,セル内計算時間 t<sub>sys</sub>を小さくする方法がかつて提案された. しかし,この方法は,粗粒度の問題にしか適用できないといった問題点が存在したため, 解決策として,retiming の前にブロック化を行うことを提案した.ブロック化を行なって から retiming を行うことは,細粒度の問題を意図的に粗粒度にすることになり,ブロック 化の適用可能範囲を広げることができる.また,ブロック化は,問題の全ステップ数 n<sub>sys</sub> を小さく抑えることもできるので, n<sub>sys</sub>と t<sub>sys</sub>の積で表わされる,アレーの計算時間も小 さく抑えることができる.そして,科学技術計算の中でも典型的なアルゴリズムである, 行列積やコンボリューションのアルゴリズムを例にとって,この BR 法を適用し,実際に 計算時間を小さくする効果があることを確認した.

#### 5.2 検討

重み付き融合評価関数においては、w<sub>s</sub>、w<sub>t</sub>の数値を現実に即して与えることは難しい. 特にw<sub>t</sub>の値は、「時間が余計にかかったときのコスト」を意味するが、「時間」から「値段」 への変換は設計環境に依存するからである.また、本論文では、単純に、空間成分の評価 値1種類と、時間成分の評価値1種類のみを用いて、関数を計算しているが、実際には、 それ以外の要素を考慮しなければならないこともある.例えば、アレー中の最大消費電力 を考慮しなければならない場合などである.たくさんの評価値を考慮して関数を決定す ることは、繁雑性も増すことになるので、本論文ではこのような場合は考えなかったが、 「シストリックアレー設計の多様性により対応」させるためには考慮しなければならない 課題であると言える.

BR 法においては、ブロック化を行う際の条件が厳しいことが問題である. 科学技術 計算においては、比較的単純なアルゴリズムが繰り返し使われることが多いのでブロック 化が行えることが多いが、データ依存が複雑に絡み合ったアルゴリズムに対しては意味を 変えないブロック化は容易ではない.また、ブロック化係数を上げるに従って増加する、 ブロック内の統轄・管理装置によるオーバーヘッドは、本論文ではふれなかった.しか し、ブロック化によって、どの程度粒度を粗くすれば、総合的にコストが小さく抑えられ るかを考えることは重要である.また、retiming での offset vector の選び方は、現在は、 zero-path に着目し、エッジの重みが非0となるように方針を立てて offset vector を選ん でいるが、体系的にまとめられた方法はない.そのため、t<sub>sys</sub>の値を最小にするような、体 系的な reindexing、retiming の方法を求めることも1つの課題である.

### 謝辞

本研究を進めるに当って、全般的に御指導いただいた、東北大学工学部阿曽弘具教授 に心より感謝いたします.

本研究をまとめるに当って,適切な御助言をいただいた,東北大学工学部西関隆夫教 授,亀山充隆教授に大変感謝いたします.

いつも熱心に御討論していただいた,東北大学工学部助手成富敬氏,東北大学大学院 工学研究科博士課程藤岡豊太氏をはじめ,東北大学工学部通信工学科阿曽研究室並列グ ループの皆様に深く感謝いたします.

また,日頃より研究活動を共にし,計算機環境を常に快適な状態に整備していただいた,東北大学工学部通信工学科阿曽研究室の皆様,ならびに同研究室の同級生諸氏に深く 感謝いたします.

#### 参考文献

- [1] 梅尾: "超並列計算機アーキテクチャとそのアルゴリズム", 共立出版 (1991).
- [2] 奥川:"並列計算機アーキテクチャ", コロナ社 (1991).
- [3] M. S. Lam: "A Systolic Array Optimizing Compiler", Kluwer Academic Publishiers (1989).
- [4] C.N.Zhang, J.H.Weston and Y.-F.Yan: "Determining Objective Functions in Systolic Arrays", IEEE TRANS. ON VLSI SYSTEMS, 2, 3, pp. 357-360 (1994).
- [5] M.O.Esonu and A.J.Al-Khalili: "Systolic arrays: how to choose them", IEE PROCEEDINGS-E, 139, 3, pp. 179–188 (1992).
- [6] D.Ait-Boudaoud, M.K.Ibrahim and B.R.Hayes-Gill: "Novel cell architecture for bit level systolic array multiplication", IEE PROCEEDINGS-E, 138, 1, pp. 21-26 (1991).
- [7] K.-L. Wong and W.-C. Siu: "Data Routing Networks for Systolic/Pipeline Realization of Prime Factor Mapping", IEEE TRANS. ON COMP., 40, pp. 1072–1074 (1991).
- [8] S.Sarker and A.K.Majumdar: "Tagged systolic arrays", IEE PROCEEDINGS-E, 138, 5, pp. 289-294 (1991).
- [9] P.Murtagh, A.C.Tsoi and N.Bergmann: "Bit-serial systolic array implementation of a multilayer perception", IEE PROCEEDINGS-E, 140, 5, pp. 277–288 (1993).
- [10] C.-L. Wang: "Bit-Level Systolic Array for Fast Exponentiation in GF(2<sup>m</sup>)", IEEE TRANS. ON COMP., 43, 7, pp. 838-841 (1994).

- [11] S.-Y. Kung, K.S.Arun, R. J.Gal-Exer and D. rao: "Wavefront Array Processor: Language Architecture, and Applications", IEEE TRANS. ON COMP., c-31, 11, pp. 1054-1066 (1982).
- [12] D. I. Moldovan: "On the Design of Algorithms for VLSI Systolic Arrays", PRO-CEEDINGS OF THE IEEE, 71, 1, pp. 113-120 (1983).
- [13] D. I. Moldovan and Jose.A.B.Fortes: "Partitioning and Mapping Algorithms into Fixed Size Systolic Arrays", IEEE TRANS. ON COMP., c-35, 1, pp. 1-12 (1986).
- [14] 三浦, 阿曽, 稲垣: "多重ループプログラムを処理するシストリックアルゴリズムの構成法", 信学論 (D), J70-D, 8, pp. 515–524 (1987).

1

1

- [15] 飯国, 酒井, 得丸: "データ依存グラフを用いたシストリックアレーの自動設計", 信学 論 (A), **71-A**, 6, pp. 1282–1290 (1988).
- [16] 飯国, 酒井, 得丸: "1 次元シストリックアレーの設計法", 信学論 (D), **J71-D**, 8, pp. 1480–1486 (1988).
- [17] 阿曽: "シストリックアレーの自動設計法",信学論 (D), J71-D, 8, pp. 1487–1495 (1988).
- [18] 前場, 辰巳: "正射影に基づくシストリックアルゴリズム設計手法", 信学論(A), J71-A, 10, pp. 1878–1887 (1988).
- [19] P.-Z. Lee and Z. M. Kedem: "Mapping Nested Loop Algorithms into Multidimentional Systolic Arrays", IEEE TRANS. ON P.D.S., 1, 1, pp. 64-76 (1990).
- [20] J.-P. Sheu and C.-Y. Chang: "Synthesizing Nested Loop Algorithms Using Nonlinear Transformation Method", IEEE TRANS. ON P.D.S., 2, 3, pp. 304-317 (1991).
- [21] 小川, 前場, 阿部: "多次元シストリックアレーの系統的設計手法", 信学論 (D-I), **J75-**D-I, 9, pp. 879–881 (1992).
- [22] M. E.Wolf and M. S.Lam: "A Loop Transformation Theory and an Algorithm to Maximize Parallelism", IEEE TRANS. ON P.D.S., 2, 4, pp. 452–471 (1991).
- [23] 阿曽: "シストリックアレー設計理論の最近の動向", 電気情報通信学会秋季大会 (1993).
- [24] 白石: "シストリックアルゴリズム開発支援システムに関する研究", 東北大学大学院 工学研究科修士学位論文 (1992).

- [25] Y. Wong and J.-M. Delosme: "Optimization of Computation Time for Systolic Arrays ", IEEE TRANS. ON COMP., 41, 2, pp. 159–177 (1992).
- [26] 佐藤: "最適並列処理方式設計システムの構築", 東北大学工学部情報工学科学士学位 論文 (1994).

### 研究業績

- "シストリックアレーの最適化法"
   佐藤 英,阿曽弘具
   1994 年度 電気関係学会東北支部連合大会, 2C-5 (1994-8)
- "シストリックアレーの高速化手法"
   佐藤 英,阿曽弘具
   1995 年 電気情報通信学会ソサイエティ大会,D-37 (1995-9)



処理速度が速い計算機の追求

→プロセッサの処理能力:限界あり

→<u>並列処理の必要性</u>(同時に複数個の計算)

シストリックアレー (1978:Kung,Leiserson)

- 拡張性(構造が一様)
- フォールトトレランス性 (通信が局所的)
   →信号処理,記号処理





田和の放着の一ファイケッシュアンシュアンシュアンシュアンションション  
田和の放着の一ファイケッシュンシュンシュンシュンション  
王I = 
$${i \left( \frac{1}{2} \cdot \frac{1}{2} \cdot \frac{1}{2} \cdot \frac{1}{2} \cdot \frac{1}{2} \right)}$$
  
(間空:2, 間時:1) (所予約、(n - 1))  
(1) =  ${i \left( \frac{1}{2} \cdot \frac$ 

-



- <u>空間的資源</u> (セル数,セル面積, I/O ピン数)
- •時間的資源(計算時間,データ転送時間)
- その他の資源(フォールトトレランス性)



計算時間t:  $t = n_{sys} \times t_{sys}$  $n_{sys}$ :ステップ数  $t_{sys}$ :セル内計算時間  $t_{sys}$ を考慮  $\rightarrow$  厳密な計算時間の大小を表記

# 

 $f_1$ :時間的資源重視  $\iff f_2$ :空間的資源重視

### 重み付けをした関数

重み変数の導入:  $シストリックアレー設計の多様性に対応
 <math>
 f = g_{s} \cdot w_{s} \cdot s + g_{t} \cdot w_{t} \cdot t \quad (g_{s} + g_{t} = 1)$   $s, t: 考慮する評価値の値
 <math>
 g_{s}, g_{t}: 重み変数
 <math>
 w_{s}, w_{t}: 評価値の単位量分増加時のコスト$  重み変数の導入→空間要素+時間要素





## 第3章のまとめ

・評価値,融合関数の意味付け,検討
・重み付き融合関数を定義,検討











● ブロック化+ retiming を行った場合:
 オリジナルの構成の3分の1の計算時間



結論 · 検討 5 ) まとめ 評価値,評価関数に関する考察 •BR 法の提案,具体例でのシミュレ 課題 •ブロック化での条件 (管理機能→オーバーヘッド)